×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
北京大学 [6]
西安交通大学 [4]
微电子研究所 [4]
上海微系统与信息技术... [2]
山东大学 [1]
上海大学 [1]
更多...
内容类型
其他 [6]
期刊论文 [6]
会议论文 [5]
专利 [1]
学位论文 [1]
发表日期
2019 [1]
2018 [3]
2017 [1]
2016 [2]
2015 [6]
2014 [1]
更多...
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共19条,第1-10条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
A Dual-28Gb/s Digital-Assisted Distributed Driver with CDR for Optical-DAC PAM4 Modulation in 40nm CMOS
会议论文
2019 IEEE Radio Frequency Integrated Circuits Symposium, RFIC 2019, Boston, MA, United states, 2019-06-02
作者:
Liao, Qiwen
;
Hu, Shang
;
He, Jian
;
Yin, Bozhi
;
Chiang, Patrick Yin
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2019/12/20
A Low-Noise 56Gbps PAM-4 Linear Optical Receiver in 40nm CMOS
会议论文
作者:
Yao, Ting-Yu
;
Li, Dan
;
Xie, Yang
;
Chiang, Patrick Yin
;
Hong, Zhi-Liang
收藏
  |  
浏览/下载:8/0
  |  
提交时间:2019/11/19
A 50Gb/s-PAM4 CDR with on-chip eye opening monitor for reference-level and clock-sampling adaptation
会议论文
作者:
Chang, Liu
;
Yin, Bozhi
;
Yao, Tingyu
;
Qi, Nan
;
Li, Dan
收藏
  |  
浏览/下载:10/0
  |  
提交时间:2019/11/19
40nm cmos
Clock-sampling
Eye-opening monitor
Non-uniform
On chips
Reference levels
A 50Gb/s-PAM4 CDR with On-Chip Eye Opening Monitor for reference-level and clock-sampling adaptation
会议论文
作者:
Chang, Liu
;
Yin, Bozhi
;
Yao, Tingyu
;
Qi, Nan
;
Li, Dan
收藏
  |  
浏览/下载:3/0
  |  
提交时间:2019/11/19
40nm cmos
Clock-sampling
Eye-opening monitor
Non-uniform
On chips
Reference levels
一种基于40nm CMOS工艺的电流舵DAC IP核设计
期刊论文
微电子学与计算机, 2017
作者:
冯燕
;
陈岚
;
王东
收藏
  |  
浏览/下载:7/0
  |  
提交时间:2018/04/28
A 0.32uW Physically Unclonable Fuction with BER < 1.18E-5 Using Current Starved Inverters
其他
2016-01-01
Lyu, Yinxuan
;
Feng, Jianhua
;
Ye, Hongfei
;
He, Chunhua
;
Yu, Dunshan
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2017/12/03
A 16GS/s 6-bit Current-Steering DAC with TI topology in 40nm CMOS
其他
2016-01-01
Bao Li
;
Long Zhao
;
Chenxi Deng
;
Yuhua Cheng
收藏
  |  
浏览/下载:3/0
  |  
提交时间:2017/12/03
topology
segmented
SFDR
steering
analog
converter
programmed
clock
dissipation
decoder
topology
segmented
SFDR
steering
analog
converter
programmed
clock
dissipation
decoder
基于40nm CMOS工艺的电平转换器的设计及优化
期刊论文
半导体技术, 2015
作者:
周欢欢
;
陈岚
;
尹明会
;
张卫华
收藏
  |  
浏览/下载:14/0
  |  
提交时间:2016/06/02
基于40nm CMOS工艺的DAC IP核物理与时序建模
期刊论文
微电子学与计算机, 2015
作者:
王东
;
陈岚
;
柳臻朝
;
冯燕
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2016/06/02
A 6bit 4GS/s current-steering digital-to-analog converter in 40nm CMOS with adjustable bias and DFT block
其他
2015-01-01
Zhao, Long
;
He, Ji
;
Cheng, Yuhua
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2017/12/03
©版权所有 ©2017 CSpace - Powered by
CSpace