CORC  > 光电技术研究所  > 中国科学院光电技术研究所  > 空天部
基于FPGA的CMOS图像实时非均匀性校正方法
夏候耀涛[1,2]; 王万平[1]; 黄涛[1]
刊名电子设计工程
2019
卷号27期号:1页码:184-188
关键词CMOS 非均匀性 非均匀性校正 FPGA
DOI10.14022/j.cnki.dzsjgc.2019.01.036
文献子类期刊论文
英文摘要非均匀性校正是降低CMOS图像传感器固定模式噪声的有效方法,对于获取高质量的图像具有重要意义。本文以CMOSIS公司的CMOS图像传感器CMV4000为例,基于实验室的积分球观测数据,对该CMV4000传感器的非均匀性进行了研究并在传统校正算法的基础进行改进,提出一种利于硬件实现的实时校正方法。本文采用响应非均匀性(PNRU)作为评价指标对校正方法进行评估,实验表明,校正之后,图像的非均匀性由16%下降到4%,校正效果比较理想。最后给出了该校正方法的FPGA实现方案。
语种中文
内容类型期刊论文
源URL[http://ir.ioe.ac.cn/handle/181551/9827]  
专题空天部
作者单位1.中国科学院大学,北京101400
2.中国科学院光电技术研究所,四川成都610000
推荐引用方式
GB/T 7714
夏候耀涛[1,2],王万平[1],黄涛[1]. 基于FPGA的CMOS图像实时非均匀性校正方法[J]. 电子设计工程,2019,27(1):184-188.
APA 夏候耀涛[1,2],王万平[1],&黄涛[1].(2019).基于FPGA的CMOS图像实时非均匀性校正方法.电子设计工程,27(1),184-188.
MLA 夏候耀涛[1,2],et al."基于FPGA的CMOS图像实时非均匀性校正方法".电子设计工程 27.1(2019):184-188.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace