应用于ETCS超低功耗唤醒接收机的设计
黄水龙; 刘国政
刊名微电子学与计算机
2018-02-08
文献子类期刊论文
英文摘要基于DSRC标准,介绍了唤醒接收机在ETCS中的应用,通过采用提出的设计方案,设计一款低功耗,高灵敏度唤醒接收机.基于0.13μm CMOS工艺,实现了偏置电路,放大电路,比较器,电流基准源和驱动等电路模块.采用优化的电路结构,使得运放有较低功耗和高增益.为了减小噪声和比较器自身失调对比较器输出的影响,采用带迟滞功能的比较器.仿真结果表明,唤醒接收机可工作在2~3.3V电源电压,-40~80度下,典型情况下基带的检测灵敏度为-68.3dBm,直流电流为6.97μA.
内容类型期刊论文
源URL[http://159.226.55.107/handle/172511/19237]  
专题微电子研究所_健康电子研发中心
推荐引用方式
GB/T 7714
黄水龙,刘国政. 应用于ETCS超低功耗唤醒接收机的设计[J]. 微电子学与计算机,2018.
APA 黄水龙,&刘国政.(2018).应用于ETCS超低功耗唤醒接收机的设计.微电子学与计算机.
MLA 黄水龙,et al."应用于ETCS超低功耗唤醒接收机的设计".微电子学与计算机 (2018).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace